GPS接收机CMOS低噪声放大器设计
【出 处】:
【作 者】:
【摘 要】采用TSMC 0.18μm CMOS工艺设计了一个应用于GPS接收机的低噪声放大器电路。低噪声放大器电路包含两级放大器,前级为共源放大器,后级为共源共栅放大器。偏置电路采用镜像电流源结构,为放大管提供了电压偏置,使其工作在饱和区。在1.8V单电源电压供电下,采用ADS仿真得到的结果为:电路的静态电流7.6mA,静态功耗13.7mw,功率增益达到23dB,噪声系数约为1.5dB,输出1dB压缩点功率为9.8dBm,放大器电路的工作频率为1.2276GHz,能够稳定地工作。